- активный сабвуфер cambridge soundworks dtt3500 PRO, мощностью 80ВТ В отличном рабочем состоянии
- Расположение всех ядер на одном кристалле, сравнительно малое количество транзисторов
- Использование двух-/трёхканальных контроллеров оперативной памяти DDR3
- Использование системной шины QPI (или DMI), вместо устаревшей FSB
- Общий для всех ядер доступ к кэш-памяти L3
- Расположение всех ядер на одном кристалле, сравнительно малое количество транзисторов
- Использование двух-/трёхканальных контроллеров оперативной памяти DDR3
- Использование системной шины QPI (или DMI), вместо устаревшей FSB
- Общий для всех ядер доступ к кэш-памяти L3
- Расположение всех ядер на одном кристалле, сравнительно малое количество транзисторов
- Использование двух-/трёхканальных контроллеров оперативной памяти DDR3
- Использование системной шины QPI (или DMI), вместо устаревшей FSB
- Общий для всех ядер доступ к кэш-памяти L3
- Расположение всех ядер на одном кристалле, сравнительно малое количество транзисторов
- Использование двух-/трёхканальных контроллеров оперативной памяти DDR3
- Использование системной шины QPI (или DMI), вместо устаревшей FSB
- Общий для всех ядер доступ к кэш-памяти L3
- Расположение всех ядер на одном кристалле, сравнительно малое количество транзисторов
- Использование двух-/трёхканальных контроллеров оперативной памяти DDR3
- Использование системной шины QPI (или DMI), вместо устаревшей FSB
- Общий для всех ядер доступ к кэш-памяти L3
- Расположение всех ядер на одном кристалле, сравнительно малое количество транзисторов
- Использование двух-/трёхканальных контроллеров оперативной памяти DDR3
- Использование системной шины QPI (или DMI), вместо устаревшей FSB
- Общий для всех ядер доступ к кэш-памяти L3
- Расположение всех ядер на одном кристалле, сравнительно малое количество транзисторов
- Использование двух-/трёхканальных контроллеров оперативной памяти DDR3
- Использование системной шины QPI (или DMI), вместо устаревшей FSB
- Общий для всех ядер доступ к кэш-памяти L3
- Расположение всех ядер на одном кристалле, сравнительно малое количество транзисторов
- Использование двух-/трёхканальных контроллеров оперативной памяти DDR3
- Использование системной шины QPI (или DMI), вместо устаревшей FSB
- Общий для всех ядер доступ к кэш-памяти L3
- Расположение всех ядер на одном кристалле, сравнительно малое количество транзисторов
- Использование двух-/трёхканальных контроллеров оперативной памяти DDR3
- Использование системной шины QPI (или DMI), вместо устаревшей FSB
- Общий для всех ядер доступ к кэш-памяти L3
- Расположение всех ядер на одном кристалле, сравнительно малое количество транзисторов
- Использование двух-/трёхканальных контроллеров оперативной памяти DDR3
- Использование системной шины QPI (или DMI), вместо устаревшей FSB
- Общий для всех ядер доступ к кэш-памяти L3
- Расположение всех ядер на одном кристалле, сравнительно малое количество транзисторов
- Использование двух-/трёхканальных контроллеров оперативной памяти DDR3
- Использование системной шины QPI (или DMI), вместо устаревшей FSB
- Общий для всех ядер доступ к кэш-памяти L3
- Расположение всех ядер на одном кристалле, сравнительно малое количество транзисторов
- Использование двух-/трёхканальных контроллеров оперативной памяти DDR3
- Использование системной шины QPI (или DMI), вместо устаревшей FSB
- Общий для всех ядер доступ к кэш-памяти L3
- Расположение всех ядер на одном кристалле, сравнительно малое количество транзисторов
- Использование двух-/трёхканальных контроллеров оперативной памяти DDR3
- Использование системной шины QPI (или DMI), вместо устаревшей FSB
- Общий для всех ядер доступ к кэш-памяти L3
- Расположение всех ядер на одном кристалле, сравнительно малое количество транзисторов
- Использование двух-/трёхканальных контроллеров оперативной памяти DDR3
- Использование системной шины QPI (или DMI), вместо устаревшей FSB
- Общий для всех ядер доступ к кэш-памяти L3
- Расположение всех ядер на одном кристалле, сравнительно малое количество транзисторов
- Использование двух-/трёхканальных контроллеров оперативной памяти DDR3
- Использование системной шины QPI (или DMI), вместо устаревшей FSB
- Общий для всех ядер доступ к кэш-памяти L3